System Analysis

    目前位置:

  • 产品
  • System Analysis
  • Sigrity SystemSI

Sigrity SystemSI

快速实现系统级的信号分析

现今电路板设计讲究高速,因此高速信号显得非常的重要,若高速信号无法通过,只有靠改板来进行修正,既浪费时间又浪费成本,而一般电路板上的高速信号有并行 DDRx 或是串行式 PCIe,在 Sigrity 产品 SystemSI 即可分析此高速信号,用户可将电源的因素考虑进来,达到信号与电源共同仿真,更趋进于真实的环境。SystemSI 使用简单的区块设计,将每个区块连起来,轻松完成模拟分析。

Parallel Bus Analysis 并行总线分析

在设计电子产品时,信号的完整性非常重要,若信号设计的完整性不足,将会使得产品误动作甚至不动作。然而影响信号造成误动作的来源甚多,有信号的反射、干扰等等。在 Sigrity SystemSI 中的并行信号分析,是专注于 DDR 的信号的软件,工程师可使用方块式的组合来组成想要的结构,而仿真出来的结果可经由软件与 JEDEC 协会的规格做搭配,使工程师能方便的得知是否符合规格上的需求。而 SystemSI 还有提供 worse case 功能,工程师可藉由此功能,将规格设定的更严谨,产品通过严谨的设计规格,则质量将更加优良。

Serial Bus Analysis 串行总线分析

因应传输速度越来越快的需求,信号的完整性更需要被考虑,Sigrity 串行分析专注于分析高速的信号如 PCIe、HDMI 等等高速界面,Sigrity 采用方块式的结构,可使工程师很方便的组合想要分析的结构,而仿真出来的结果可经由软件与 PCIe、HDMI 等规格做搭配,使工程师能快速的判定信号是否符合规格。

SystemSI 提供灵活的信号完整分析环境系统设计。将所要仿真的模块,用区块性的编辑,使工程师非常容易上手。 SystemSI 可仿真观看高速信号所需要的结果,如眼图、时频、浴盆图、延迟效应及信号间的干扰等等,使工程师能有效的将问题信号解决,使产品更加优良。

並行信号设计

並行信号高速如 DDRx 存储器设计必定会有信号的问题,如导体损耗、反射、信号间干扰 (ISI),串扰,同时开关噪声等信号质量的问题,若这些问题没有设计完善,将会影响板子的稳定性,轻则不正常动作,重则量产的板子即报废。 Cadence Sigrity 产品中的 SystemSI - 并行信号设计可将上述问题考虑进来。更优异的是,PowerSI 可考虑 Power 对 Signal 的影响,使模拟的准确性更贴近实际状况。

串行信号设计

在信号质量中,高速串行信号相当具有挑战性,因为必需确保运行到数千兆位的境界。 SystemSI - 串行连接分析模拟终端到终端的通道行为,眼图、浴盆曲线和BER性能皆可观测到,工程师可借由这些结果快速的改进问题,达到产品更优良的效果。此外,标准的 IBIS AMI model SystemSI 可完全的支持使用,使用者更可轻松的进行模拟及分析,常用的 S 参数及 Spice 仿真也皆可使用,使工程师更方便快速的仿真,进而找到问题所在。

区块性分析

SystemSI 使用区块性的仿真分析,工程师除了可轻松仿真外,SystemSI 还提供了区块性分析的功能,产生有效率的柱状图提供工程师确认哪些部份的设计是相对重要,工程师可对针重要的区块进行设计上的修正,使产品更稳定。

扫瞄分析

SystemSI 提供了一个非常好用的功能,即为扫瞄分析,工程师只要设定想要的参数,软件可自动扫瞄仿真,如工程师的参数设定为六种变量,则软件将依这六种变量去做仿真,产生六个仿真结果给工程师参考,工程师可依这些结果去做设计的调整与改善,达到更快速且省时的效果。

标准规格工具

SystemSI 提供了 DDRx 的标准规格,以及 PCIe Gen3、HDMI、SPF+ 等规格,完全不需担心报告的问题,工程师只要选择想要的规格报告,SystemSI 即会产生完整的报告给客户。